微电子工业全球标准
标准及文件检索
标题 | 文档# | 日期 |
---|---|---|
高速DDR SRAM 165 BGA |
SRAM3.7.10 | 2008年2月 |
第17版。项目1755年 |
||
SPD附件D, DDR同步DRAM (DDR SDRAM) |
SPD4.1.2.4 | 2004年1月 |
发布13号 |
||
144引脚DDR SGRAM SO-DIMM |
MODULE4.5.9 | 1999年3月 |
第九版 |
||
184 Pin Unbuffered DDR SDRAM DIMM |
MODULE4.5.10 | 2021年5月 |
版本31本修订版仅包含术语更新。 |
||
标准描述3877 - 2.5 v,双5位,2端口,DDR场效应晶体管开关: |
JESD73-4 | 2001年11月 |
该标准提供了一组统一的数据表参数,用于描述DDR内存模块和主板应用的双5位2.5 V FET传输门总线开关设备。该总线开关设备具有低的ON电阻,允许输入直接连接到输出,具有接近零的传播延迟。 |
||
标准描述3867 - 2.5 v,单10位,2端口,DDR场效应晶体管开关: |
JESD73-3 | 2001年11月 |
该标准提供了一组统一的数据表参数,用于描述用于DDR内存模块和主板应用的单个10位2.5 V FET传输门总线开关设备。该总线开关设备具有低的ON电阻,允许输入直接连接到输出,具有接近零的传播延迟。 |
||
注册-双内联内存模块(DIMM)系列,184 Pin DDR w/ 1.27 mm联系中心。项目-078 - 11.14 |
mo - 206 e | 2006年1月 |
委员会(s):jc - 11.14 |
||
100 pin DDR SDRAM unbuffer32b - dimm设计规范 |
MODULE4.20.9 | 2004年11月 |
第14版 |
||
1.8 v电源点对点驱动器的驱动规格 |
JESD8-17 | 2004年11月 |
该材料将反映在供应商的点对点DDR设备规格中,操作范围从400 Mb/s到800 Mb/s。这是一种指定驱动器阻抗的方法,而不是一个不一定定义它在真实网络中如何运行的数字。该标准使用净长度来解决这个问题,并指定支持的每种速度的数据中可以存在多大的不确定性。 |
||
注册- 200针DDR MiniDIMM。0.60毫米铅芯。11.14项目-069。 |
mo - 258 a | 2004年12月 |
委员会(s):JC-11,jc - 11.14 |
||
注册-连接器轮廓DDR和DDR2 Micro DIMM mezz扣卡,214针,0.4毫米引线中心。11.14项目-076。 |
所以- 004 a | 2005年5月 |
委员会(s):JC-11,jc - 11.14 |
||
DDR2 Specific SDRAM功能 |
SDRAM3.11.5.5 | 2008年7月 |
第18版 委员会(s):jc - 42.3 |
||
DDR特定SDRAM功能 |
SDRAM3.11.5.2 | 2003年6月 |
第13版 委员会(s):jc - 42.3 |
||
JESD209A附录1,低功率双数据速率(LPDDR) SDRAM, 1.2 V I/O。 |
JESD209A-1 | 2009年3月 |
本文档定义了LPDDR (Low Power Double Data Rate) SDRAM 1.2 V I/O,包括AC和DC工作条件、扩展模式寄存器设置和I-V特性。本标准的目的是定义具有1.2 V I/O的x16和x32低功耗双数据速率SDRAM设备符合JEDEC的64mb到2gb的最低要求集。所有提供兼容设备的LPDDR SDRAM供应商都将支持基于本规范要求方面的系统设计。 委员会(s):jc - 42.6 |
||
定义cvf857锁相环时钟驱动程序注册pc1600, pc2100, pc2700,和pc3200内存应用程序: |
JESD82-1A | 2004年5月 |
该标准定义了用于注册PC1600、PC2100、PC2700和PC3200 DIMM应用的CV857锁相环时钟设备定义的直流接口参数、开关参数和测试负载的标准规范。目的是为CV857锁相环时钟器件提供一个标准,以实现一致性、源的多样性、消除混淆、简化设备规格和易于使用。 委员会(s):JC-40 |
||
定义sstv32852 2.5 v 24位到48位sstl_2注册缓冲区用于1u堆叠DDR内存应用: |
JESD82-6A | 2004年11月 |
本标准定义了用于堆叠DDR DIMM应用的SSTV32852 24位到48位SSTL_2注册缓冲区定义的直流接口参数、开关参数和测试负载的标准规范。目的是为SSTV32852逻辑器件提供一个标准,用于一致性、源的多样性、消除混淆、简化器件规格和易于使用。 委员会(s):JC-40 |
||
定义sstv16857 2.5 v, 14位sstl_2注册缓冲区用于DDR内存应用: |
JESD82-3B | 2004年11月 |
本标准定义了用于DDR DIMM应用的SSTV16857 14位SSTL_2注册缓冲区定义的直流接口参数、开关参数和测试负载的标准规范。目的是为SSTV16857逻辑器件提供一个标准,以实现一致性、源的多样性、消除混淆、简化器件规范和易于使用。 委员会(s):jc - 40.3 |
||
sstu32864 1.8 v可配置注册缓冲区的定义ddr2 rdimm应用: |
JESD82-7A | 2004年10月 |
该标准定义了用于DDR2 RDIMM应用的SSTU32864可配置注册缓冲区定义的直流接口参数、开关参数和测试加载的标准规范。其目的是为SSTU32864逻辑器件提供一个标准,以实现一致性、源的多样性、消除混淆、简化器件规范和易于使用。 |
||
注册- DDR和DDR2 Micro DIMM mezz扣卡,214引脚,0.4 mm引脚中心。 |
mo - 260 c | 2006年12月 |
项目-101 - 11.14 委员会(s):JC-11,jc - 11.14 |
||
200 Pin, PC-2700/PC-2100/PC-1600无缓冲SO-DIMM SDRAM参考设计规范 |
MODULE4.20.6 | 2003年10月 |
第13版 委员会(s):jc - 42.5 |