微电子工业全球标准
标准及文件检索
标题 | 文档# | 日期 |
---|---|---|
附件W, R/C W, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2156.07项 |
MODULE4.20.20.W | 2009年8月 |
第19号公告 |
||
附件Y, R/C Y, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2156.06项 |
MODULE4.20.20.Y | 2009年8月 |
第19号公告 |
||
注册- 200引脚DDR迷你dimm。0.60毫米铅芯。11.14项目-069。 |
mo - 258 a | 2004年12月 |
委员会(s):JC-11,jc - 11.14 |
||
附录H, R/C H, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2156.08项 |
MODULE4.20.20.H | 2009年8月 |
第19号公告 |
||
附录D, R/C D, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2082.22 b项 |
MODULE4.20.20.D | 2009年2月 |
第18号公告 |
||
用于注册ddr2 dimm应用的cua845锁相环时钟驱动定义标准 |
JESD82-21 | 2007年1月 |
本标准定义了用于注册DDR2 DIMM应用的CUA845锁相环时钟器件的直流接口参数、开关参数和测试负载的标准规范。目的是为CUA845锁相环时钟器件提供一个标准,以实现均匀性、源的多样性、消除混淆、易于器件规格和易用性。 委员会(s):JC-40 |
||
定义sstub32868 1.8 v可配置注册缓冲器与ddr2内存应用的奇偶校验 |
JESD82-14A.01 | 2021年10月 |
本标准定义了dc接口参数、开关参数和测试负载的标准规范,用于定义DDR2 RDIMM应用中具有奇偶校验的SSTUB32868注册缓冲器。SSTU32S2868表示单芯片实现,SSTU32D868表示双芯片实现。如文件附件a所示,这是一个小的编辑修订。 委员会(s):JC-40 |
||
定义的sstu32866 1.8 v可配置注册缓冲器与奇偶校验ddr2内存应用 |
JESD82-10A.01 | 2021年10月 |
本标准定义了DDR2 RDIMM应用中具有奇偶校验的SSTU32866注册缓冲器定义的直流接口参数、开关参数和测试负载的标准规范。目的是为SSTU32866(见注释)逻辑器件提供一个标准,以实现一致性、多源性、消除混淆、便于器件规范和使用。如文件附件a所示,这是一个小的编辑修订。 |
||
定义的sstua32866 1.8 v可配置注册缓冲器与奇偶校验ddr2内存应用程序 |
JESD82-16A.01 | 2021年10月 |
本标准定义了DDR2 RDIMM应用中具有奇偶校验的SSTUA32866注册缓冲器的直流接口参数、开关参数和测试负载的标准规范。目的是为SSTUA32866(见注释)逻辑器件提供一个标准,以实现一致性、多源性、消除混淆、便于器件规范和使用。如文件附件a所示,这是一个小的编辑修订。 |
||
用于注册ddr2 dimm应用的cua877和cu2a877锁相环时钟驱动定义标准 |
JESD82-18A | 2007年1月 |
本标准定义了用于注册DDR2 DIMM应用的CUA877和CU2A877锁相环时钟器件的直流接口参数、开关参数和测试负载的标准规范。目的是为CUA877和CU2A877锁相环时钟器件提供一个标准,以实现均匀性、源的多样性、消除混淆、易于器件规格和易用性。 委员会(s):JC-40 |
||
定义的SSTUB32866 1.8 V可配置注册缓冲器与奇偶校验为DDR2 RDIMM应用 |
jesd82 - 25.01 | 2023年1月 |
术语更新。本标准定义了dc接口参数、开关参数和测试负载的标准规范,用于定义DDR2 RDIMM应用中具有奇偶校验的SSTUB32866注册缓冲器。 委员会(s):JC-40 |
||
用于注册ddr2 dimm应用的cua878锁相环时钟驱动定义标准 |
JESD82-15 | 2005年11月 |
本标准定义了用于注册DDR2 DIMM应用的CUA878锁相环时钟器件的直流接口参数、开关参数和测试负载的标准规范。目的是为CUA878锁相环时钟器件提供一个标准,以实现均匀性、源的多样性、消除混淆、易于器件规格和易用性。 委员会(s):JC-40 |
||
DDR2 RDIMM中带奇偶校验的SSTUB32869注册缓冲区的定义 |
jesd82 - 27.01 | 2023年3月 |
术语更新。本标准定义了DC接口参数、开关参数和测试负载的标准规范,用于定义具有奇偶校验的SSTUB32869注册缓冲器,用于驱动高密度DDR2 RDIMM应用的重负载。典型的应用是36 SDRAM平面DIMM。 委员会(s):JC-40 |
||
定义用于ddr2内存应用的sstu32864 1.8 v可配置注册缓冲器: |
JESD82-7A.01 | 2023年2月 |
术语更新。本标准定义了用于DDR2 RDIMM应用的SSTU32864可配置注册缓冲器的DC接口参数,开关参数和测试负载的标准规范。 |
||
为2R x 4 DDR2 RDIMM应用程序定义具有奇偶校验的SSTUB32868注册缓冲器 |
jesd82 - 26.01 | 2023年1月 |
术语更新。本标准定义了DDR2 RDIMM应用中具有奇偶性测试的SSTUB32868注册缓冲器的DC接口参数、开关参数和测试负载的标准规范。目的是为SSTUB32868(见注释)逻辑器件提供一个标准,以实现一致性、源的多样性、消除混淆、易于器件规范和使用。 委员会(s):JC-40 |
||
为2R x 4 DDR2 RDIMM应用定义了具有奇偶校验的SSTU32865注册缓冲器 |
JESD82-9B.01 | 2021年10月 |
本标准提供了适用于DDR2 rdimm的28位1:2注册驱动程序的功能定义、球配置和封装概要、信号定义和输入/输出特性。SSTU32865将两个SSTU32864器件(如JESD82-7所定义)的功能等效集成到一个器件中,从而通过四种配置减轻了布局和电路板设计的限制,特别是在高密度rdimm(如双秩)上。此外,还提供了奇偶校验函数的可选使用,允许在其22个数据输入中检测和报告奇偶校验错误。JESD82-9指定了160引脚薄轮廓,细间距球栅阵列(TFBGA)封装。如文件附件a所示,这是一个小的编辑修订。 |
||
附件G, R/C G, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2082.24 b项 |
MODULE4.20.20.G | 2009年2月 |
第18号公告 |
||
附件M, R/C M, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800 DDR3 SDRAM注册DIMM设计规范。2145.06项 |
MODULE4.20.20.M | 2009年2月 |
第18号公告 |
||
DDR3 SDRAM注册内存设计规范(240-Pin PC3-6400/PC3-8500/PC3-10600/PC3-12800/PC3-14900/PC3-17000)附录E, R/C E |
MODULE4.20.20.E | 2011年5月 |
第21号公告 |
||
附件B, 240针PC3-6400/PC3-8500/PC3-10600/PC3-12800/PC3-14900/PC3-17000 DDR3 SDRAM注册DIMM设计规范中的R/C B |
MODULE4.20.20.B | 2011年5月 |
第21号公告 |