微电子工业全球标准
标准及文件检索
显示5个文档中的1 - 5个。
标题 | 文档# | 日期 |
---|---|---|
增编第11A号。非端接数字集成电路的01至JESD8 - 1.5 V +/- 0.1 V(正常范围)和0.9 - 1.6 V(宽范围)电源电压和接口标准: |
JESD8-11A.01 | 2007年9月 |
这项新标准提供的规范将被几家公司用于采用0.12-0.15 um CMOS技术设计的新1.5 V产品,以及与之接口的组件。该规范允许与使用现有JEDEC HSTL规范(JESD8-6)的产品进行有限的互操作性。本版本是附件a所述的小编辑修订。 委员会(s):JC-16 |
||
无端接数字集成电路的统一宽电源电压范围cmos直流接口标准 |
JESD8-23 | 2009年10月 |
本标准规定了用于宽电源电压范围的一系列非端接CMOS数字电路的直流接口参数和测试条件。该标准连接了JESD8-x系列中的许多现有JEDEC标准,以促进在超宽电源电压范围内工作的应用,从而实现更低的功耗或更高的性能。 委员会(s):JC-16 |
||
Pod15 - 1.5 v伪开漏I/O |
JESD8-20A.01 | 2022年8月 |
术语更新。本标准定义了直流和交流单端(数据)和差分(时钟)工作条件,I/O阻抗,以及1.5 V伪开漏I/O的终止和校准方案。1.5 V伪开漏接口,也称为POD15,主要用于与GDDR4和GDDR5 SGRAM设备通信。135.01项 委员会(s):JC-16 |
||
Hsul_12 lpddr2和lpddr3 I/O,可选odt |
JESD8-22B | 2014年4月 |
本标准规定了在高速无端接逻辑(HSUL_12)逻辑开关范围(名义上为0 V至1.2 V)工作的设备的输入、输出规格和交流测试条件。本标准可应用于具有单独VDD和VDDQ供电电压的集成电路。 委员会(s):JC-16 |
||
Nand闪存接口互操作性 |
JESD230F | 2022年10月 |
该标准是由JEDEC和开放NAND闪亚博收网行动存接口工作组(以下简称ONFI)联合开发的。该标准定义了一个标准的NAND闪存设备接口互操作性标准,为系统设计提供了支持异步SDR、同步DDR和切换DDR的方法,这些NAND闪存设备在JEDEC和ONFI成员实现之间可互操作。 委员会(s):jc - 42.4 |