微电子工业全球标准
标准及文件检索
标题 | 文档# | 日期 |
---|---|---|
注册- 288引脚DDR4 DIMM, 0.85毫米间距。DIMM |
mo - 309 f | 2015年3月 |
项目编号11.14-176 委员会(s):JC-11,jc - 11.14 |
||
附件B, Raw Card B, 288pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM减载DIMM设计规范发行号:30 |
MODULE4.20.27.B | 2020年12月 |
本规范定义了原始卡B、288针、1.2伏(VDD)、减载、双数据速率、同步DRAM双列直插内存模块(DDR4 SDRAM lrdimm)的电气和机械要求。这些DDR4 Load Reduced dimm (lrdimm)用于安装在pc上时作为主内存使用。2204.24项目。 委员会(s):jc - 45.4 |
||
288pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM减载DIMM设计规范发行号:25 |
MODULE4.20.27 | 2015年8月 |
2204.07项 该规范定义了288针,1.2伏(VDD),负载降低,双数据速率,同步DRAM双直列内存模块(DDR4 SDRAM lrdimm)的电气和机械要求。这些DDR4 Load Reduced dimm (lrdimm)用于安装在pc上时作为主内存使用。 委员会(s):jc - 45.4 |
||
SPD附件L: DDR4 SDRAM模块的串行存在检测(SPD),版本1发行号:23 |
SPD4.1.2.L-1 | 2013年11月 |
本附件描述了文档发行版1中涵盖的所有DDR4模块的串行存在检测(SPD)值。模块类型之间的差异封装在本附件的子节中。这些存在检测值是SPD标准文档中“特定特征”引用的值。2220.01项 委员会(s):JC-45 |
||
SPD附件L: DDR4 SDRAM模块的串行存在检测(SPD),版本2发布号:23A |
SPD4.1.2.L-2 | 2014年1月 |
本附件描述了文档发行版2中涵盖的所有DDR4模块的串行存在检测(SPD)值。模块类型之间的差异封装在本附件的子节中。这些存在检测值是SPD标准文档中“特定特征”引用的值。(此版本仅为编辑更改)。 委员会(s):JC-45 |
||
附件J,原始卡J, 288pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM注册DIMM设计规范发行号:26 |
MODULE4.20.28.J | 2016年2月 |
2241.16项 委员会(s):jc - 45.1 |
||
附录A, R/C A, in 260-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM SODIMM设计规范发行号:28 |
MODULE4.20.25.A | 2018年11月 |
本文档定义了Raw Card A、260pin、1.2 v (VDD)、Small Outline、Double Data Rate、Synchronous DRAM Dual In-Line Memory module (DDR4 SDRAM sodimm)的电气和机械要求。这些DDR4 sodimm用于安装在pc、笔记本电脑和其他系统中时用作主存。2228.63项目。 委员会(s):jc - 45.3 |
||
附录C, R/C C, in 260-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM SODIMM设计规范发行号:30 |
MODULE4.20.25.C | 2020年5月 |
本附件定义了原始卡C, 260针,1.2伏(VDD),小轮廓,双倍数据速率,同步DRAM双列直插内存模块(DDR4 SDRAM sodimm)的电气和机械要求。这些DDR4 sodimm用于安装在pc、笔记本电脑和其他系统中时用作主存。2228.31 b项 委员会(s):jc - 45.3 |
||
附录E, R/C E, in 288-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM注册DIMM设计规范发行号:30 |
MODULE4.20.28.E | 2020年8月 |
本规范定义了原始卡E, 288针,1.2伏(VDD),注册,双数据速率,同步DRAM双直列内存模块(DDR4 SDRAM rdimm)的电气和机械要求。这些DDR4 Registered dimm (rdimm)用于安装在pc上时作为主内存使用。委员会项目2149.34a 委员会(s):jc - 45.1 |
||
附录D, Raw Card D, 288pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM注册DIMM设计规范发行号:30 |
MODULE4.20.28.D | 2020年8月 |
本规范定义了原始卡D, 288针,1.2伏(VDD),注册,双数据速率,同步DRAM双直列内存模块(DDR4 SDRAM rdimm)的电气和机械要求。这些DDR4 Registered dimm (rdimm)用于安装在pc上时作为主内存使用。项目2149.08摄氏度 |
||
288-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM注册DIMM设计规范发行号:29 |
MODULE4.20.28 | 2019年5月 |
本规范定义了288针,1.2伏(VDD),注册,双数据速率,同步DRAM双直列内存模块(DDR4 SDRAM rdimm)的电气和机械要求。这些DDR4 Registered dimm (rdimm)用于安装在pc上时作为主内存使用。项目2149.05 e 委员会(s):jc - 45.1 |
||
附录G, R/C G, in 288-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM注册DIMM设计规范发行号:25 |
MODULE4.20.28.G | 2015年6月 |
2241.06 b项 本规范定义了原始卡G, 288针,1.2伏(VDD),注册,双数据速率,同步DRAM双直列内存模块(DDR4 SDRAM rdimm)的电气和机械要求。这些DDR4 Registered dimm (rdimm)用于安装在pc上时作为主内存使用。 委员会(s):jc - 45.1 |
||
注册时钟驱动程序(ddr4rcd02) |
JESD82-31A.01 | 2023年1月 |
术语更新。 本文档定义了DDR4注册时钟驱动程序(RCD)定义的DC接口参数、开关参数和测试负载的标准规范,并对DDR4 RDIMM和LRDIMM应用程序上的驱动地址和控制网络进行奇偶校验。 专利():JEDEC成员可在成员区域获得完整的保证/披露表格清单。非会员可向JEDEC办事处索取个别保证/披露表格。 委员会(s):jc - 40.4 |
||
JESD79-4的附录1,3D堆叠DRAM |
JESD79-4-1B | 2021年2月 |
本文档定义了3DS DDR4 SDRAM规范,包括特性、功能、AC和DC特性、封装和球/信号分配。本规范的目的是为x4, x8 3DS DDR4 SDRAM设备定义兼容8 Gbit到128 Gbit的最低要求集。本附录是基于JESD79-4 DDR4 SDRAM规范创建的。考虑了3DS DDR4 SDRAM操作的各个方面的变化。项目1727.58克 委员会(s):jc - 42.3 c |
||
附录D, R/C D, in 288-Pin, 1.2 V (VDD), PC4-1600/PC4-1866/PC4-2133/PC4-2400/PC4-2666/PC4-3200 DDR4 SDRAM减载DIMM设计规范发行号:30 |
MODULE4.20.27.D | 2020年12月 |
本规范定义了原始卡D、288针、1.2伏(VDD)、减载、双数据速率、同步DRAM双列直插内存模块(DDR4 SDRAM lrdimm)的电气和机械要求。这些DDR4 Load Reduced dimm (lrdimm)用于安装在pc上时作为主内存使用。2204.23项 委员会(s):jc - 45.4 |
||
SPD附件L: DDR4 SDRAM模块的串行存在检测(SPD),版本6发行号:30 |
SPD4.1.2.L-6 | 2020年11月 |
本附件描述了文档发行版6中涵盖的所有DDR4模块的串行存在检测(SPD)值。模块类型之间的差异封装在本附件的子节中。这些存在检测值是SPD标准文档中“特定特征”引用的值。项目2220.01 h。 委员会(s):JC-45 |