微电子工业全球标准
标准及文件检索
显示7个文档中的1 - 7。显示5每页的结果。
标题 | 文档# | 日期 |
---|---|---|
Cmos半定制设计指南: |
JEP116 | 1991年11月 |
专用集成电路的设计正在成为系统或产品设计的重要组成部分,但在目前的设计实践中仍然存在许多问题。本文档中的指南解释了常见的ASIC设计问题和关注点,并在可能的情况下提供了解决方案。 委员会(s):JC-44 |
||
1.2 v +/- 0.1 v(正常量程)和0.8 - 1.3 v(宽量程)电源电压及非端式数字集成电路接口标准: |
JESD8-12A.01 | 2007年9月 |
本标准定义了符合输入接收机规范的由同一家族或混合家族驱动的高速、低压非端起数字电路家族的电源电压范围、直流接口和开关参数。本标准中的规格代表CMOS兼容电路的最小接口规格集。 委员会(s):JC-16 |
||
1.2 v cmos逻辑器件的标准描述(大范围操作): |
JESD76-1 | 2001年6月 |
本标准定义了基于1.2 V(标称)电源电平的数字逻辑器件的直流接口、开关参数和测试负载。其目的是为一致性、来源的多样性、消除混淆、简化设备规范和易于使用提供标准规范。 委员会(s):JC-40 |
||
1.5 v cmos逻辑器件的标准描述: |
JESD76-3 | 2001年8月 |
该标准继续将电压规格迁移到已经建立的1.8 V规格之外的下一个级别。其目的是为1.5 V标称电源电压CMOS逻辑器件提供一个标准,以实现均匀性、源的多样性、消除混淆、简化器件规格和易于使用。 |
||
1.0 v +/- 0.1 v(正常量程)和0.7 v - 1.1 v(宽量程)非端式数字集成电路电源电压和接口标准: |
JESD8-14A.01 | 2007年9月 |
该新标准提供了一些公司在采用0.10-0.12 um CMOS技术设计的1.0 V新产品以及与之接口的组件中使用的规范。本标准定义了符合输入接收机规范的由同一家族或混合家族驱动的高速、低压非端起数字电路家族的电源电压范围、直流接口和开关参数。本标准中的规格代表CMOS兼容电路的最小接口规格集。这个版本是一个小的编辑修订,如附件a所示。 委员会(s):JC-16 |
||
JESD8附录6 .高速收发逻辑(HSTL) .数字集成电路用基于1.5 V输出缓冲电源电压的接口标准 |
JESD8-6 | 1995年8月 |
本标准是一个1.5伏高性能CMOS接口文档,适用于工作频率超过200 Mhz的高I/O计数CMOS和BiCMOS设备。 委员会(s):JC-16 |
||
非端式数字集成电路的宽电源电压范围cmos直流接口标准 |
JESD8-23 | 2009年10月 |
本标准定义了用于宽电源电压范围的非端部CMOS数字电路系列的直流接口参数和测试条件。该标准连接了JESD8-x家族中许多现有的JEDEC标准,以促进在超宽电源电压范围内运行的应用程序,以实现更低的功耗或更高的性能。 委员会(s):JC-16 |