微电子工业全球标准
标准及文件检索
显示1 - 3个文档。
标题 | 文档# | 日期 |
---|---|---|
1.2 v cmos逻辑器件的标准描述(大范围操作): |
JESD76-1 | 2001年6月 |
本标准定义了基于1.2 V(标称)电源电平的数字逻辑器件的直流接口、开关参数和测试负载。其目的是为一致性、来源的多样性、消除混淆、简化设备规范和易于使用提供标准规范。 委员会(s):JC-40 |
||
1.2 v的总线互连逻辑(bic) |
JESD8-16A | 2004年11月 |
本标准定义了用于1.2V电气环境的高速接口的电气参数。该标准包括适用于并行总线的单端信令接口和适用于时钟应用或并行差分总线的差分信令接口。JEDEC BIC标准JESD8-16A延续了JESD8-xx标准的传统,随着新技术和总线需求的发展,为行业定义了电气接口。此前,JEDEC定义了标准JESD8-6,即HSTL标准,用于1.5V电气环境。BIC与HSTL类似,除了电源电压从1.5V降至1.2V,并且接口要求更严格以允许更高的速度 委员会(s):JC-16 |
||
Hsul_12 lpddr2和lpddr3 I/O与可选odt |
JESD8-22B | 2014年4月 |
本标准定义了在高速无端逻辑(HSUL_12)逻辑开关范围(名义上为0v至1.2 V)下工作的设备的输入、输出规格和交流测试条件。该标准可应用于独立VDD和VDDQ供电电压的ic。 委员会(s):JC-16 |